Intel Nova Lake zou een cacheboost van 144 MB kunnen
In dit artikel:
Een nieuw lek schetst dat Intel’s komende “Nova Lake‑S” desktopchips grote cacheveranderingen krijgen: een bLLC‑implementatie van 144 MB om de bestaande cache-opzet flink uit te breiden en zo vergelijkbare voordelen te bieden als AMD’s 3D V‑Cache voor betere gameprestaties. Intel gebruikt bLLC al als passieve interposer in server‑chips (Clearwater Forest); bij Nova Lake wordt die cache dicht bij de rekenclusters geplaatst, wat de prestaties extra ten goede kan komen.
De top‑SKU is een 52‑core ontwerp met twee computertegels gekoppeld aan één SoC‑tegel. Elke computertegel huisvest acht P‑cores (Coyote Cove) en 16 E‑cores (Arctic Wolf); de SoC‑tegel voegt vier zuinige LPE‑kernen toe, wat leidt tot 16 P‑cores, 32 E‑cores en 4 LPE‑cores totaal. Er komt ook een single‑tile variant met 28 cores. Onzeker is of Intel één gezamenlijk 144 MB bLLC‑blok voor de dual‑tile configuratie inzet of twee afzonderlijke 72 MB‑blokken.
Het platform zal vermoedelijk als Intel Core Ultra 400‑serie op de markt komen en bevat volgende‑generatie IP: NPU6 (geruchten tot ~74 INT8 TOPS), ondersteuning voor een subset van AVX‑512 en de AVX10.2‑superset (tegen eerdere geruchten in), plus grafische IP gebaseerd op Intel Xe3P in meerdere uitvoeringen. Bronnen van het lek zijn o.a. TechPowerUp, Jaykihn en VideoCardz.